38 | Latch interpolation technique for high-speed flash ADC = 고속 플래시 아날로그/디지털 변환기를 위한 래치 인터폴레이션 기법link Kim, Jongin; 김종인; et al, 한국과학기술원, 2015 |
39 | Line field emitter display 조규형; 정남성; 채균; 류태하; 홍종운; 류승탁; 김영기 |
40 | Logarithmic resistance-to-digital converter for multi-level cell phase change memory readout = 멀티레벨 상변화 메모리의 readout을 위한 로그 저항-디지털 변환기link Kwon, Ji-Wook; 권지욱; et al, 한국과학기술원, 2016 |
41 | Loop unrolled SAR based two-step ADC with time-domain backend = 시간 영역 백앤드를 활용한 루프 언롤드 축차 비교 기반의 2단 아날로그-디지털 변환기link Shin, Hyun-Woo; Ryu, Seung-Tak; et al, 한국과학기술원, 2023 |
42 | Low-noise time-interleaved SAR ADC for low-supply voltage applications = 저 전압 응용을 위한 저 잡음 시-병렬 축차 비교형 아날로그-디지털 변환기link Kim, Wan; 김완; et al, 한국과학기술원, 2016 |
43 | Low-power fast-settling bio-impedance sensor for portable blood pressure monitor = 휴대형 혈압 측정계를 위한 저전력 및 고속 안정화 생체 임피던스 센서link Kim, Kwantae.; Ryu, Seung Tak; et al, 한국과학기술원, 2017 |
44 | Low-power low-noise CMOS image sensor using noise-shaping SAR ADC with delta-readout algorithm = 델타-리드아웃 및 노이즈 쉐이핑 기법의 축차 비교형 데이터 변환기를 이용한 저전력 저잡읍 CMOS 이미지 센서link Hwang, Sun-Il; Ryu, Seung-Tak; et al, 한국과학기술원, 2019 |
45 | Method and apparatus for digital error correction for binary successive approximation ADC 류승탁, 2011-07-26 |
46 | Offset-mismatch-free pseudo-loop-unrolled SAR ADC = 비보정 기반 의사-루프-언롤드 축차 비교형 아날로그-디지털 변환기link An, Eun-Ji; Ryu, Seung-Tak; et al, 한국과학기술원, 2021 |
47 | Pipelined ADC with supply-referencing technique for WAVE(wireless access in vehicular environments) application systems = 차량환경에서의 무선접속 응용 시스템을 위한 Supply-Referencing 기술을 지닌 파이프라인 아날로그-디지털 변환기link Oh, GhilGeun; 오길근; et al, 한국과학기술원, 2015 |
48 | Power Efficient Architecture for Flash ADCUsing a Time-domain Cascade Interpolation Technique 오동렬; 김종인; 류승탁, 추계학술대회, 대한전자공학회, 2014-11-29 |
49 | Readout circuits that compensate for temperature or temporal drift effects of the phase-change memory = 상 변화 메모리의 온도 또는 시간차 드리프트 효과를 보상하기 위한 판독 회로link Jin, Dong-Hwan; Ryu, Seung-Tak; et al, 한국과학기술원, 2019 |
50 | Ring amplifier-based pipelined ADC with adaptive dead-zone control = 적응형 데드존 제어를 갖는 링 증폭기 파이프라인 아날로그-디지털 변환기link Trang, Dang Khoa; Ryu, Seung-Tak; et al, 한국과학기술원, 2022 |
51 | Robust multi-stage noise shaping (R-MASH) architecture assisted by subrange SAR ADC = 부분 범위 축차 비교형 아날로그 디지털 변환기를 사용한 견고 다단 잡음 정형 구조link Park, Kun-Woo; Ryu, Seung-Tak; et al, 한국과학기술원, 2022 |
52 | SAR-assisted continuous-time 1-0 MASH delta-sigma modulator utilizing digital noise coupling = 디지털 잡음 결합을 이용한 축자 비교형 활용 연속시간 1-0 다단 잡음 정형 델타-시그마 변조기link Lee, Dong-Hun; Ryu, Seung-Tak; et al, 한국과학기술원, 2023 |
53 | SAR-assisted continuous-time delta sigma modulator = 축차 비교형 데이터 변환기를 활용한 연속시간 델타 시그마 변환기link Jang, Il Hoon; Ryu, Seung Tak; et al, 한국과학기술원, 2018 |
54 | Shuffling 기법을 적용한 CMOS 이미지 센서용 저전력 Multiple Column-parallel SAR ADC = Low-power multiple column-parallel SAR ADC with shuffling technique in CISlink 황선일; Hwang, Sun-Il; et al, 한국과학기술원, 2014 |
55 | Speed enhancement 기법을 포함하는 45nm 7b 1.1V 800MS/s, 1.25V 1GS/s nonbinary 2bit/cycle SAR ADC 의 설계 = A 45nm CMOS, 7-b, 1.1-V 800-MS/s, 1.25-V 1-GS/s, Nonbinary 2-b/cycle SAR ADC with Speed Enhancement Techniqueslink 홍혁기; Hong, Hyeok-Ki; et al, 한국과학기술원, 2012 |
56 | Time-domain interpolation technique for low-power time-interleaved ADC = 저전력 시분할 아날로그/디지털 변환기를 위한 시간 영역 인터폴레이션 기법link Oh, Dong-Ryeol; Ryu, Seung-Tak; et al, 한국과학기술원, 2019 |
57 | Time-interleaved DAC with current integration-based clock phase calibration = 고속 동작을 위한 시간 교차 방식의 디지털 아날로그 변환기와 클럭 위상 보정법link Kim, Woo-Cheol; Ryu, Seung-Tak; et al, 한국과학기술원, 2019 |
58 | True random number generator combined with SAR ADC = 축차 비교형 아날로그-디지털 변환기와 결합된 진성 난수발생기link An, Un-Shi; 안운시; et al, 한국과학기술원, 2023 |
59 | Vcm 기반의 SAR ADC에서의 해상도 분리 축전기 DAC의 Foreground digital calibration 기법 = Foreground digital calibration of Vcm-based SAR ADC with segmented capacitive DAClink 창동진; Chang, Dongjin; et al, 한국과학기술원, 2015 |
60 | VCOM-noise immune readout circuit for capacitive touch panel using continuous time integration and inherent signal limiting 류승탁; 김현준, 2013 SoC 학술대회, 대한전자공학회, 2013-05-03 |
61 | Vestigial current-mode buck-boost SIMO converter = 잔류 전류 모드 벅-부스트 SIMO 컨버터link Nguyen, Van Huan; Ryu, Seung Tak; et al, 한국과학기술원, 2019 |
62 | 고입력 임피던스 전처리 증폭기를 갖는 디지털 마이크로폰 류승탁; 남재원; 레휘빙; 이상국, 2009-06-03 |
63 | 광대역 수신기용 고속 시분할 축차비교형 아날로그 디지털 변환기 = High-speed time-interleaved SAR ADC for wide-band receiverlink 백제혁; 류승탁; et al, 한국과학기술원, 2019 |
64 | 낮은 공급전압에서 저전력 고속 동작을 위한 비교기 설계 류승탁; 성바로샘; 김종인, 대한전자공학회 하계학술대회, pp.2 - 2263, 대한전자공학회, 2010-06 |
65 | 내부 전원 전압 감소 회로를 내장한 0.18um CMOS 1.2V 340nW 10b 10kS/s SAR ADC = A 0.18um CMOS 1.2V 340nW 10b 10kS/s SAR ADC with internal supply step-downlink 조동신; Jo, Dong-Shin; et al, 한국과학기술원, 2012 |
66 | 넓은 동적 범위를 갖는 이미지센싱장치 및 방법 류승탁; 김현준; 황선일, 2016-06-03 |
67 | 델타 시그마 모듈레이터를 이용한 심전도 센서의 아날로그프론트엔드 설계 = DSM based AFE design for ECG read-outlink 이재근; Lee, Jae-Keun; et al, 한국과학기술원, 2014 |
68 | 동상 전압을 이용한 SAR-TYPE ADC의 정적 선형성 개선 커패시터 스위칭 알고리듬 강현욱; 홍혁기; 류승탁, SOC 학술대회, 대한전자공학회 SoC 설계연구회, 2014-05-17 |
69 | 디지털 도메인에서 노이즈 쉐이핑을 수행하도록 구성되는 모듈레이터를 구현하기 위한 전자 회로 류승탁; 장일훈; 서민재; 김미영; 이재근; 백승엽; 최병주; et al |
70 | 디지털 무선 전력 증폭기 전원용 교류-커플링 커패시터를 이용하는 광대역 이중-루프 하이브리드 직류-직류 강압 변환기 = (A) wide-bandwidth dual-loop hybrid DC-DC step-down converter with AC-coupling capacitor for digital RF power amplifierlink 주영환; 류승탁; Ryu, Seung-Tak; 조규형; et al, 한국과학기술원, 2020 |
71 | 디지털 아날로그 컨버터 및 자동 보정 방법 류승탁, 2012-11-23 |
72 | 디지털 잡음 결합을 이용한 디지털 견고 다단 잡음 정형 델타-시그마 변환기 = Digital sturdy MASH DSM with digital noise couplinglink 채경민; Chae, Kyeong-Min; et al, 한국과학기술원, 2024 |
73 | 디지털 합성 가능한 전류구동 DAC 디자인을 위한 방법론 = Design methodology for synthesizable current steering DAClink 김진광; Kim, Jing-Gwang; et al, 한국과학기술원, 2016 |
74 | 래치 인터폴레이션 기법을 이용한 Flash ADC의 전력효율을 높이는 구조 민기정; 김윤형; 김종인; 오동렬; 류승탁, 2013 대한전자공학회 추계학술대회, 대한전자공학회, 2013-11-23 |
75 | 리셋을 스킵하는 아날로그 디지털 변환기 및 아날로그 디지털 변환 방법 류승탁; 서민재; 진동환; 김예담; 김종팔 |
76 | 멀티 레벨 메모리 소자 및 그의 데이터 센싱 방법 류승탁; 권지욱; 진동환; 박철연, 2019-08-19 |
77 | 멀티 레벨 메모리 소자 및 그의 데이터 센싱 방법 류승탁; 진동환; 권지욱 |
78 | 멀티 레벨 메모리 장치 및 그의 데이터 센싱 방법 류승탁; 권지욱, 2018-10-01 |
79 | 버퍼 임베디드된 축차 비교형 파이프라인 아날로그-디지털 변환기에 대한 연구 = Theoretical study on pipelined SAR ADC with loop-embedded buffer for TI ADClink 임원묵; 류승탁; et al, 한국과학기술원, 2020 |
80 | 복제 구동 증폭기 류승탁; 이창교, 2013-11-25 |
81 | 비교축차형 아날로그-디지털 변환기의 설계 자동화 연구 = Study on design automation of successive approximation register ADClink 서민재; 류승탁; et al, 한국과학기술원, 2015 |
82 | 비이진 용량성 인터폴레이션 축차비교형 아날로그-디지털 변환기가 적용된 입력 버퍼 임베디드 이중 잔류 축차비교형 파이프라인 아날로그-디지털 변환기 = (An) input-buffer embedding dual-residue pipelined-SAR ADC with a nonbinary capacitive interpolation SAR ADClink 임승용; 류승탁; et al, 한국과학기술원, 2021 |
83 | 비휘발성 메모리 소자 및 그의 데이터 센싱 방법 류승탁; 권지욱; 진동환; 신민철 |
84 | 샘플앤홀드 공유에 기반하는 2단 플래시 ADC 류승탁; 오동렬 |
85 | 샘플앤홀드 증폭기가 없는 파이프라인 아날로그―디지털 변환기용 클럭신호생성기 류승탁; 오길근, 2014-01-16 |
86 | 서브 레인징 아날로그-디지털 컨버터로부터의 출력 데이터의 비트들에 기초하여 클록의 타이밍을 조절하는 전자 회로 류승탁; 창동진 |
87 | 선형성 개선을 위한 switching 기법을 포함하는 12b 500MSps flash-assisted TI SAR ADC 설계 = A 12b 500MSps flash-assisted TI SAR ADC design with a linearity improvement switching techniquelink 강현욱; Kang, Hyun-Wook; et al, 한국과학기술원, 2013 |
88 | 시간 영역 다단 인터폴레이션 기법을 이용한 저전력 아날로그 디지털 변환기 류승탁; 오동렬, 2016-07-27 |
89 | 시간 영역에서의 카오스 기반 난수 발생기 류승탁; 유형진 |
90 | 아날로그 디지털 변환기 류승탁; 김종인; 김기진; 안광호, 2012-11-02 |
91 | 아날로그 디지털 변환기 류승탁; 서민재; 김종팔 |
92 | 아날로그 입력신호 범위 확장을 통한 데이터 변환이 가능한 파이프라인 아날로그-디지털 변환기 류승탁; 오길근, 2014-02-13 |
93 | 아날로그-디지털 컨버터에서의 디지털 피드 포워드 시그마-델타 변조기 및 그 변조 방법 이상국; 장영신; 류승탁, 2012-04-09 |
94 | 양자화 오차를 입력으로 귀환시키는 진성 난수 발생기 = True random number generators with quantization error feedback to the inputlink 유형진; 류승탁; et al, 한국과학기술원, 2022 |
95 | 에너지 균형을 이루는 커패시터를 사용한 Li-ion 배터리용 다중 경로 하이 스텝다운 컨버터 = High step-down multi-path converter with energy-balancing capacitors for Li-ion battery managementlink 고재영; 류승탁; Ryu, Seung-Tak; 조규형; et al, 한국과학기술원, 2020 |
96 | 여러 단계의 저항상태를 갖는 상변환 메모리를 읽기 위한 아날로그-디지털 변환기 = Analog to digital converter for phase-change memory readout with multi-level resistance statelink 진동환; Jin, Dong-Hwan; et al, 한국과학기술원, 2014 |
97 | 오디오 응용을 위한 줌 스터디 매쉬 구조의 인크리멘탈 델타 시그마 모듈레이터 = Incremental zoom SMASH DSM for audio applicationlink 최은성; 류승탁; et al, 한국과학기술원, 2017 |