비교축차형 아날로그-디지털 변환기의 설계 자동화 연구Study on design automation of successive approximation register ADC

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 345
  • Download : 0
본 논문은 SAR ADC의 설계 자동화에 대해서 연구한 논문이다. ADC에 들어갈 모든 block들을 디지털 cell로 구현하기 위해서 적절한 switching method, 즉 split cap + monotonic switching에 대해 소개하였고, 3-input NAND gate로 구현한 comparator의 문제점을 보완하기 위해서 clock gating block을 추가하고 power gating cell을 이용한 comparator를 제시하였다. 그리고 comparator에서의 문제점인 offset과 noise 문제를 해결하기 위한 technique들을 소개하였다. 또한, tapless inverter로 구현한 CMOS switch와 power gating cell을 이용한 bootstrapping switch를 소개하였다. 마지막으로 SKILL language를 이용하여 sandwich 구조의 unit capacitor를 가진 capacitor array를 자동으로 생성하였다. 첫 번째 chip인 12-bit 100KS/s ADC의 측정 결과로 digital cell로 구현한 IP의 가능성을 볼 수 있었고, 10-bit 20MS/s SAR ADC design을 통해 offset calibration의 function을 확인할 수 있었다. 마지막으로 11-bit 60MS/s SAR ADC design을 통해 standard cell로 만들어진 switch와 bottom plate sampling의 가능성을 알 수 있었고 이는 design을 더 높은 해상도, 빠른 속도로 만들기 위한 확장 가능성을 볼 수 있었다.
Advisors
류승탁researcherRyu, Seung-Takresearcher
Description
한국과학기술원 :전기및전자공학부,
Publisher
한국과학기술원
Issue Date
2015
Identifier
325007
Language
kor
Description

학위논문(석사) - 한국과학기술원 : 전기및전자공학부, 2015.8,[vi, 48 p. :]

Keywords

합성가능성; 비교 축자형 아날로그-디지털 변환기; 설계 자동화; Synthesizable; SAR ADC; Design automation

URI
http://hdl.handle.net/10203/243225
Link
http://library.kaist.ac.kr/search/detail/view.do?bibCtrlNo=669186&flag=dissertation
Appears in Collection
EE-Theses_Master(석사논문)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0