광대역 수신기용 고속 시분할 축차비교형 아날로그 디지털 변환기High-speed time-interleaved SAR ADC for wide-band receiver

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 149
  • Download : 0
축차 비교형 데이터컨버터는 디지털 부분이 많아 공정과 설계기법의 발전에 따라 저전력 구현에 적절하여 최근 많은 연구가 진행되고 있다. 하지만, 높은 해상도를 구현하기 위해서는 많은 비교 사이클이 필요하게 되어 높은 속도로 구현하기 어렵다. 이 논문은 저전력으로 구현된 여러 개의 데이터컨버터를 Time-Interleaved 구조를 이용하여 원하는 해상도에 높은 속도의 데이터컨버터를 구현하는 연구를 진행한다. Time-Interleaved 구조의 대표적인 오류로 이득 불일치, 오프셋 불일치, 타이밍 왜곡이 있다. 이들 중 타이밍 왜곡은 고속으로 동작하게 만든 나이퀴스트 데이터컨버터가 고속 주파수의 입력을 받을 때 성능 저하가 커지고 보정이 필요하게 된다. 본 논문에서는 16개의 축차 비교형 데이터컨버터를 이용하여 Time-Interleaved 구조의 불일치에 의한 오류를 바로잡는 기법을 기술하고자 한다.
Advisors
류승탁researcherRyu, Seung-Takresearcher
Description
한국과학기술원 :전기및전자공학부,
Publisher
한국과학기술원
Issue Date
2019
Identifier
325007
Language
kor
Description

학위논문(석사) - 한국과학기술원 : 전기및전자공학부, 2019.8,[iv, 32 p. :]

Keywords

데이터 컨버터▼a축차 비교형 데이터컨버터▼a타이밍 왜곡▼a이득 불일치▼a오프셋 불일치; Data converter▼aSar data converter▼atiming skew▼again mismatch▼aoffset mismatch

URI
http://hdl.handle.net/10203/283037
Link
http://library.kaist.ac.kr/search/detail/view.do?bibCtrlNo=875331&flag=dissertation
Appears in Collection
EE-Theses_Master(석사논문)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0