Browse "EE-Theses_Master(석사논문) " by Subject TDC

Showing results 1 to 8 of 8

1
(A) background KDCO compensation and low noise multi-reference all digital phase-locked loop = 백그라운드 디지털 제어 발진기 변수의 보상과, 여러개의 기준 클락을 사용한 저잡음 디지털 위상 고정 루프link

Lee, Sung-Pah; 이성파; et al, 한국과학기술원, 2011

2
(A) background KDCO compensation and low noise multi-reference all digital phase-locked loop = 백그라운드 디지털 제어 발진기 변수의 보상과, 여러개의 기준 클락을 사용한 저잡음 디지털 위상 고정 루프link

Lee, Sung-Pah; 이성파; et al, 한국과학기술원, 2011

3
(An) area efficient asynchronous gated-ring oscillator time-to-digital converter = 면적효율을 증가시킨 비동기식 게이티드링 오실레이터 시간-디지털 변환기link

Hwang, Kyu-Dong; 황규동; et al, 한국과학기술원, 2009

4
High-resolution ADC-assisted time-to-digital converter = ADC를 이용한 고해상도 시간 디지털 변환기link

Kim, Jung-Ho; 김중호; et al, 한국과학기술원, 2014

5
On-chip Low-Power Sub-picosecond Jitter-Measurement circuit for Low-Jitter clock generator = 저잡음 클럭 발생기를 위한 온칩 저전력 피코초 이하 지터 측정 회로link

Ha, Soh-Myung; 하소명; et al, 한국과학기술원, 2006

6
Time domain algebraic operation circuits for high performance mixed-mode systems = 고성능 혼성모드 시스템 설계를 위한 시간 영역 산술 연산 회로link

Kim, Sung-Jin; 김성진; et al, 한국과학기술원, 2010

7
Time-interleaved single slope ADC using counter-based TDC = 여러개의 단일 기울기를 이용한 아날로그 디지털 변환기link

Choi, Hyoung-Taek; 최형택; et al, 한국과학기술원, 2012

8
저전력 게이팅된 링 발진기 기반의 시간-디지털 변환기와 혼합형 루프 필터를 이용한 최적화된 잡음을 갖는 위상동기루프의 설계 = Design of a noise optimized phase-locked loop using hybrid loop filter with a low-power gated-ring oscillator time-to-digital converterlink

김동인; Kim, Dongin; et al, 한국과학기술원, 2016

Discover

Type

Date issued

. next

Subject

. next

rss_1.0 rss_2.0 atom_1.0