본 발명은 N MOS 증폭 유닛과 P MOS 증폭 유닛을 병렬 연결하여, 동작 모드에 따라 가변되는 입력 캐패시턴스를 보상하고, 백-오프 지점에서의 효율을 개선할 수 있는 전력 증폭기에 관한 것으로, 제1 N MOS(metal oxide semiconductor) 증폭기와 제2 N MOS 증폭기가 캐스코드(cascode) 연결되어 입력 신호를 증폭하는 적어도 하나의 증폭 유닛을 갖는 제1 증폭부와, 제1 P MOS 증폭기와 제2 P MOS 증폭기가 캐스코드 연결되어 상기 입력 신호를 증폭하는 적어도 하나의 증폭 유닛을 갖는 제2 증폭부와, 상기 제1 증폭부와 상기 제2 증폭부의 출력 신호를 결합하는 전력 결합부를 포함하는 것을 특징으로 하는 전력 증폭기를 제공한다.