Showing results 1 to 4 of 4
A Low-power Multi-slope ADC Architecture 류승탁; 홍혁기; 백승엽, 대한전자공학회 하계학술대회, 대한전자공학회, 2010 |
Advanced addition-only digital error correction 기법을 포함하는 0.5μm CMOS 2.3V 1.2mW 12b 3MS/s SAR ADC의 설계 = A 2.3V 1.2mW 12b 3MS/s SAR ADC with advanced addition-only digital error correction in 0.5μm CMOSlink 백승엽; Baek, Seung-Yeob; et al, 한국과학기술원, 2012 |
ELECTRONIC CIRCUIT FOR IMPLEMENTING MODULATOR CONFIGURED TO PERFORM NOISE SHAPING IN DIGITAL DOMAIN 류승탁; 장일훈; 서민재; 김미영; 이재근; 백승엽; 최병주; et al |
디지털 도메인에서 노이즈 쉐이핑을 수행하도록 구성되는 모듈레이터를 구현하기 위한 전자 회로 류승탁; 장일훈; 서민재; 김미영; 이재근; 백승엽; 최병주; et al |
Discover