디지털 전치왜곡 장치 및 그 방법Apparatus and method for implementation of adaptive digital predistortion algorithm

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 226
  • Download : 0
본 발명은 디지털 전치왜곡 장치 및 그 방법에 관한 것으로서, 본 발명의 목적은 전치왜곡 기능을 구현할 때 필요한 기존 궤환 루프의 복조(demodulation) 기능을 포락선 검출 방식으로 대체함으로써, 전치왜곡 구현에 필요한 궤환 루프의 구현 복잡도를 줄여 구현 비용 및 부피를 최소화하면서 동일한 기능을 수행할 수 있는 디지털 전치왜곡 장치 및 그 방법을 제공함에 그 목적이 있다. 이러한 기술적 과제를 달성하기 위한 본 발명은, 전력증폭기 및 전치왜곡기와 연결되어 궤환 루프에 형성되는 전력증폭기의 비선형 특성을 보상하기 위한 전치왜곡 장치에 있어서, 전력증폭기의 출력을 기저대역 신호로 변환하는 제1포락선 검출기; 전력증폭기의 입력과 출력의 차이를 기저대역 신호로 변환하는 제2포락선 검출기; 및 상기 제1포락선 검출기의 기저대역 신호를 이용하여 증폭기 출력의 절대값을 계산하고, 상기 제2포락선 검출기의 기저대역 신호를 이용하여 전력증폭기로 인한 변화된 위상을 추정하여 전력증폭기의 출력과 전치왜곡 계수를 계산하여 전치왜곡기로 전송하는 연산부; 를 포함하는 것을 특징으로 한다.한편, 전력증폭기 및 전력증폭기와 연결되어 궤환 루프에 형성되는 전력증폭기의 비선형 특성을 보상하기 위한 디지털 전치왜곡 방법에 있어서, (a) 연산부가 전치왜곡기 계수를 추정하기 위하여 전력 증폭기의 출력의 특성을 판단하는 단계; (b) 연산부가 선형화를 위한 전력증폭기의 출력의 역함수를 이용하여 전치왜곡 계수를 계산하는 단계; 및 (c) 전치왜곡기가 추출된 전치왜곡 계수를 적용하여 전력증폭기의 출력을 선형화하는 단계; 를 포함하는 것을 특징으로 한다.
Assignee
한국과학기술원
Country
KO (South Korea)
Issue Date
2013-05-10
Application Date
2011-10-13
Application Number
10-2011-0104534
Registration Date
2013-05-10
Registration Number
10-1265241-0000
URI
http://hdl.handle.net/10203/231731
Appears in Collection
EE-Patent(특허)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0