Showing results 1 to 4 of 4
Cache and asymmetry aware scheduling for big.LITTLE architecture = 빅리틀 아키텍처를 위한 캐시 및 코어의 비대칭성을 고려한 스케줄링link Choi, Jeong Im; 최정임; et al, 한국과학기술원, 2016 |
Synthesis of application-specific coprocessors for core-based ASIC design = 코어 기반의 ASIC 설계를 위한 응용 분야 전용 코프로세서의 합성link Lee, Dae-Hyun; 이대현; et al, 한국과학기술원, 2001 |
고배속 데이터 재생장치를 위한 고분자 진동 댐퍼에 관한 연구 = A study on the polymer vibration damper for high speed data regenerating deviceslink 장승환; Chang, Seung-Hwan; et al, 한국과학기술원, 1997 |
다중 QoS 제약형 네트워크에서의 멀티캐스트 코어 선택 알고리즘 = Core selection algorithm for multicast routing under multiple QoS-Constrained Networklink 정승모; Chung, Sung-Mo; et al, 한국정보통신대학원대학교, 2000 |
Discover