저전력 파이프라인 병렬 누적기를 사용한 직접 디지털 주파수 합성기A Direct Digital Frequency Synthesizer Using A Low Power Pipelined Parallel Accumulator

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 523
  • Download : 0
DC FieldValueLanguage
dc.contributor.author梁炳燾ko
dc.contributor.author김이섭ko
dc.date.accessioned2013-03-04T21:16:56Z-
dc.date.available2013-03-04T21:16:56Z-
dc.date.created2012-02-06-
dc.date.created2012-02-06-
dc.date.issued2003-05-
dc.identifier.citation전자공학회논문지 - SD, v.40, no.5, pp.77 - 84-
dc.identifier.issn1229-6368-
dc.identifier.urihttp://hdl.handle.net/10203/84176-
dc.description.abstract저전력 파이프라인 병렬 누적기를 사용한 새로운 고속 직접 디지털 주파수 합성기가 제안되었다. 제안된 파이프라인 병렬 누적기는 속도 향상과 전력 소모 감소를 위하여 파이프라인과 병렬 기법 모두를 사용한다. 같은 처리 속도를 가지는 4 파이프라인 누적기와 4 병렬 누적기에 비하여 2 파이프라인 2 병렬 누적기는 66%와 69%의 전력만을 소모한다. 제안된 누적기는 더 낮은 클럭 주파수에서 더 작은 면적과 더 적은 전력을 소모하면서 같은 속도를 얻을 수 있다. 3.3V전원의 0.35um CMOS 공정을 사용하여 모든 회로의 모의 실험과 제작이 수행되었다.-
dc.languageKorean-
dc.publisher대한전자공학회-
dc.title저전력 파이프라인 병렬 누적기를 사용한 직접 디지털 주파수 합성기-
dc.title.alternativeA Direct Digital Frequency Synthesizer Using A Low Power Pipelined Parallel Accumulator-
dc.typeArticle-
dc.type.rimsART-
dc.citation.volume40-
dc.citation.issue5-
dc.citation.beginningpage77-
dc.citation.endingpage84-
dc.citation.publicationname전자공학회논문지 - SD-
dc.contributor.localauthor김이섭-
dc.contributor.nonIdAuthor梁炳燾-
Appears in Collection
EE-Journal Papers(저널논문)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0