시간영역에서의 인터폴레이션 기법을 적용한 3GS/s 6비트 33mW 플래시 아날로그/디지털 변환기A 3GS/s 6bit 33mW flash ADC with time domain interpolation in 90nm CMOS

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 746
  • Download : 0
DC FieldValueLanguage
dc.contributor.advisor류승탁-
dc.contributor.advisorRyu, Seung-Tak-
dc.contributor.author김종인-
dc.contributor.authorKim, Jong-In-
dc.date.accessioned2011-12-14T02:30:01Z-
dc.date.available2011-12-14T02:30:01Z-
dc.date.issued2010-
dc.identifier.urihttp://library.kaist.ac.kr/search/detail/view.do?bibCtrlNo=455265&flag=dissertation-
dc.identifier.urihttp://hdl.handle.net/10203/40134-
dc.description학위논문(석사) - 한국과학기술원 : 정보통신공학과, 2010.08, [ vii, 67 p.: ]-
dc.description.abstract고속 저해상도 아날로그/디지털 변환기는 최근 차세대 무선 기술의 하나로 큰 주목을 받고 있는 UWB 시스템에서 현재 활발히 연구가 진행되고 있고, 또한 최근에는 저전력으로 아날로그/디지털 변환기를 변환하는 것이 중요한 이슈가 되었다. 플래시 아날로그/디지털 변환기는 고속에 적합한 구조이지만, 많은 수에 전치증폭기를 사용해야 하기 때문에 전력 소비가 크다는 단점이 있다. 최근에는 전지증폭기를 없앤 구조의 플래시 아날로그/디지털 변환기가 저전력 소비를 위해서 연구 되어 지고 있다. 본 연구에서는 제안된 시간영역에서 전치증폭기를 없애는 인터폴레이션 구조를 사용하여 플래시 아날로그/디지털 변환기에 전력소비를 획기적으로 줄이는 방법에 대해서 소개한다. 또한 고속 동작이 가능한 비교기의 새로운 구조를 제안한다. 3GS/s 6비트 플래시 아날로그/디지털 변환기 칩은 1폴리, 9메탈 90nm공정을 사용하여 제작되었고, 아날로그/디지털 변환기의 ENOB은 5.2비트, 29dB SFDR, 전력소비는 33mW이고, 면적은 2.5mm*1mm이다. 기존의 주요학회에 발표된 플래시 아날로그/디지털 변환기와 비교하여, 제안된 아날로그/디지털 변환기는 6비트 아날로그/디지털 변환기 중 가장 좋은 FoM(Figure of Merit)을 가졌다.kor
dc.languagekor-
dc.publisher한국과학기술원-
dc.subject비교기-
dc.subject플래시 아날로그/디지털 변환기-
dc.subject인터폴레이션-
dc.subjectInterpolation-
dc.subjectComparator-
dc.subjectFlash ADC-
dc.title시간영역에서의 인터폴레이션 기법을 적용한 3GS/s 6비트 33mW 플래시 아날로그/디지털 변환기-
dc.title.alternativeA 3GS/s 6bit 33mW flash ADC with time domain interpolation in 90nm CMOS-
dc.typeThesis(Master)-
dc.identifier.CNRN455265/325007 -
dc.description.department한국과학기술원 : 정보통신공학과, -
dc.identifier.uid020084210-
dc.contributor.localauthor류승탁-
dc.contributor.localauthorRyu, Seung-Tak-
Appears in Collection
ICE-Theses_Master(석사논문)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0