계층적 워드 라인 구조에 적용한 파이프라인 Row address 디코딩 기법에 관한 연구Pipelined row address decoding scheme for hierarchical word line structure

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 488
  • Download : 0
계층적 워드 라인 구조에 파이프라인 row address 디코딩 기법을 적용하여 빠른 row cycle을 갖는 DRMA 구조를 제안하였다. 파이프라인 row address 디코딩 기법은 디코딩 동작에서 skew를 줄였다. 파이프라이닝을 위해 추가된 4K개의 래치는 기존의 파이프라인 row address 방식보다 전체 칩 (40mm×4mm)의 크기에서 2%의 면적증가와 19%의 전력소모증가가 있었다. row address가 같은 셀을 연속적으로 억세스할때 3.3V 전원전압에서 8.2ns의 row address cycle time을 갖도록 설계되었고 LG 0.6μm의 공정을 갖는 HSPICE 모의 실험으로 증명하였다.
Advisors
윤의식researcherYoon, Eui-Sikresearcher
Description
한국과학기술원 : 전기및전자공학과,
Publisher
한국과학기술원
Issue Date
1999
Identifier
150918/325007 / 000973755
Language
kor
Description

학위논문(석사) - 한국과학기술원 : 전기및전자공학과, 1999.2, [ [vii], 50 p. ]

Keywords

계층적워드라인; 어드레스사이클타임; 파이프라인; 어드레스디코딩; Address decoding; Hierarchical word line; Address cycle time; Pipeline

URI
http://hdl.handle.net/10203/37229
Link
http://library.kaist.ac.kr/search/detail/view.do?bibCtrlNo=150918&flag=dissertation
Appears in Collection
EE-Theses_Master(석사논문)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0