DC Field | Value | Language |
---|---|---|
dc.contributor.author | 우성일 | ko |
dc.date.accessioned | 2017-12-20T11:49:05Z | - |
dc.date.available | 2017-12-20T11:49:05Z | - |
dc.date.issued | 2002-06-03 | - |
dc.identifier.uri | http://hdl.handle.net/10203/234775 | - |
dc.description.abstract | 본 발명은 디램 커패시터용 스트론튬-납 티탄산 박막 및 그의 제조방법에 관한 것이다. 본 발명은 육면체의 단일결정격자 속에 스트론튬 또는 납이 모서리에 위치하고, 티타늄이 중심에 위치하며, 산소원자가 격자면에 위치하는 페로브스카이트(perovskite) 결정구조를 갖는 디램 커패시터용 스트론튬-납 티탄산 박막 및 그를 제조하는 방법을 제공한다. 본 발명에 의한면, 종래의 스트론튬-바륨 티탄산, 납-란타니움 티탄산 및 납 지르코늄-티탄산 보다 우수한 유전특성을 보일 뿐만 아니라, 낮은 온도에서의 열처리가 가능하여, 저온에서도 원하는 특성의 스트론튬-납 티탄산 박막을 제조할 수 있다. | - |
dc.title | 초고집적도 디램 커패시터용 스트론튬-납 티탄산 박막의 제조방법 | - |
dc.title.alternative | Process for Preparing Strontium-lead Titanate Thin Film for Capacitor of ULSI DRAM | - |
dc.type | Patent | - |
dc.type.rims | PAT | - |
dc.contributor.localauthor | 우성일 | - |
dc.contributor.assignee | 한국과학기술원 | - |
dc.identifier.iprsType | 특허 | - |
dc.identifier.patentApplicationNumber | 10-1999-0051311 | - |
dc.identifier.patentRegistrationNumber | 10-0340951-0000 | - |
dc.date.application | 1999-11-18 | - |
dc.date.registration | 2002-06-03 | - |
dc.publisher.country | KO | - |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.