초고집적도 디램 커패시터용 스트론튬-납 티탄산 박막의 제조방법Process for Preparing Strontium-lead Titanate Thin Film for Capacitor of ULSI DRAM

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 284
  • Download : 0
DC FieldValueLanguage
dc.contributor.author우성일ko
dc.date.accessioned2017-12-20T11:49:05Z-
dc.date.available2017-12-20T11:49:05Z-
dc.date.issued2002-06-03-
dc.identifier.urihttp://hdl.handle.net/10203/234775-
dc.description.abstract본 발명은 디램 커패시터용 스트론튬-납 티탄산 박막 및 그의 제조방법에 관한 것이다. 본 발명은 육면체의 단일결정격자 속에 스트론튬 또는 납이 모서리에 위치하고, 티타늄이 중심에 위치하며, 산소원자가 격자면에 위치하는 페로브스카이트(perovskite) 결정구조를 갖는 디램 커패시터용 스트론튬-납 티탄산 박막 및 그를 제조하는 방법을 제공한다. 본 발명에 의한면, 종래의 스트론튬-바륨 티탄산, 납-란타니움 티탄산 및 납 지르코늄-티탄산 보다 우수한 유전특성을 보일 뿐만 아니라, 낮은 온도에서의 열처리가 가능하여, 저온에서도 원하는 특성의 스트론튬-납 티탄산 박막을 제조할 수 있다.-
dc.title초고집적도 디램 커패시터용 스트론튬-납 티탄산 박막의 제조방법-
dc.title.alternativeProcess for Preparing Strontium-lead Titanate Thin Film for Capacitor of ULSI DRAM-
dc.typePatent-
dc.type.rimsPAT-
dc.contributor.localauthor우성일-
dc.contributor.assignee한국과학기술원-
dc.identifier.iprsType특허-
dc.identifier.patentApplicationNumber10-1999-0051311-
dc.identifier.patentRegistrationNumber10-0340951-0000-
dc.date.application1999-11-18-
dc.date.registration2002-06-03-
dc.publisher.countryKO-
Appears in Collection
CBE-Patent(특허)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0