학위논문(박사) - 한국과학기술원 : 전기및전자공학과, 2013.8, [ vii, 52 p. ]
Time-to-Digital Converter(TDC); 시간 저장기; 2.5b/스테이지; 파이프라인; 시간 기반 전압 디지털 변환기; 위상 고정 루프와 디지털 위상 고정 루프; Time Amplifier; Time Register; Two-step Architecture; PLL and all-digital PLL(ADPLL); Time-domain ADC; Pipeline; 2.5b/stage; Time storage; 시간 디지털 변환기; 시간 증폭기; 시간 레지스터; 투스텝 구조
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.