낮은 전압 스트레스를 가지는 새로운 무손실 스너버 역률 보상 회로New Lossless Snubber Power Factor Correction Circuit with Low Voltage Stress

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 1126
  • Download : 0
DC FieldValueLanguage
dc.contributor.author조규민-
dc.contributor.author박기범-
dc.contributor.author문건우-
dc.date.accessioned2013-03-28T04:12:11Z-
dc.date.available2013-03-28T04:12:11Z-
dc.date.created2012-02-06-
dc.date.issued2009-07-
dc.identifier.citation2009년도 전력전자학술대회, v., no., pp.243 - 245-
dc.identifier.urihttp://hdl.handle.net/10203/162732-
dc.description.abstractCCM 으로 동작하는 역률 보상 회로는 다이오드의 역회복 전류에 의해 높은 스위칭 손실이 발생하게 된다. 이를 해결하기 위하여 여러 가지 무손실 스너버 회로 역률 보상 회로가 제안되어 왔다. 일반적으로 무손실 역률 보상회로는 턴 오프 스너버에 따라 크게 커패시터 형태와 트랜스포머 형태로 나누어진다. 이 중 커패시터 형태의 역률 보상 회로의 경우 간단한 구조를 가지나 나쁜 스너버 인덕터 리셋 특성을 가지게 된다. 이를 해결하기 위해 트랜스포머 형태의 무손실 스너버를 채택한 역률 보상회로가 제안되어왔다. 트랜스포머 형태의 무손실 스너버의 경우 빠른 스너버 인덕터의 리셋 특성을 가지나 추가 다이오드가 높은 전압 스트레스를 가지는 문제점을 가지게 된다. 따라서 본 논문에서는 낮은 전압 스트레스를 가지는 새로운 형태의 트랜스포머 형태의 무손실 스너버를 제안하고자 한다. 700W 의 프로토타입의 실험 결과는 제안된 무손실 스너버가 전부하 및 전입력 전압 범위에서 높은 효율을 가짐을 보여준다.-
dc.languageKOR-
dc.publisherKIPE-
dc.title낮은 전압 스트레스를 가지는 새로운 무손실 스너버 역률 보상 회로-
dc.title.alternativeNew Lossless Snubber Power Factor Correction Circuit with Low Voltage Stress-
dc.typeConference-
dc.type.rimsCONF-
dc.citation.beginningpage243-
dc.citation.endingpage245-
dc.citation.publicationname2009년도 전력전자학술대회-
dc.identifier.conferencecountrySouth Korea-
dc.contributor.localauthor문건우-
dc.contributor.nonIdAuthor조규민-
dc.contributor.nonIdAuthor박기범-
Appears in Collection
EE-Conference Papers(학술회의논문)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0