Showing results 1 to 5 of 5
(A) low phase-noise frequency synthesizer using two phase-locked-loops = 두 개의 위상고정루프를 사용한 저잡음 주파수 합성기link Park, Pyoung-Won; 박평원; et al, 한국과학기술원, 2008 |
S-band에서 동작하는 PLL을 이용한 주파수 합성기의 설계 및 제작 = Design and implementation of a phase-locked frequency synthesizer at S-band(2.225 - 2.23GHz)link 윤병수; Yun, Byeong-Soo; et al, 한국과학기술원, 1996 |
SiGe HBT 소자 소신호 모델링과 RF Transmitter단 설계 = SiGe HBT small signal modeling and design of RF transmitter partlink 윤명훈; Yoon, Myung-Hoon; et al, 한국과학기술원, 2000 |
Spur-Free MASH delta-sigma modulation and optimization of its hardware complexity = Spur-Free MASH 델타시그마 모듈레이션과 하드웨어 복잡도 최적화link Song, Jin-Ook; 송진욱; et al, 한국과학기술원, 2012 |
Techniques of low-noise PLLs for frequency synthesis and clock generation = 주파수 합성기와 클럭 발생기를 위한 저잡음 위상고정루프 설계link Park, Pyoung-Won; 박평원; et al, 한국과학기술원, 2012 |
Discover