열단위로 계층화된 저밀도 패리티 검사 복호기의 FPGA 기반 구현FPGA-based implementation for column layered LDPC decoder

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 620
  • Download : 0
DC FieldValueLanguage
dc.contributor.advisor문재균-
dc.contributor.advisorMoon, Jaekyun-
dc.contributor.author강준용-
dc.contributor.authorKang, Jun Yong-
dc.date.accessioned2017-03-29T02:37:40Z-
dc.date.available2017-03-29T02:37:40Z-
dc.date.issued2016-
dc.identifier.urihttp://library.kaist.ac.kr/search/detail/view.do?bibCtrlNo=663429&flag=dissertationen_US
dc.identifier.urihttp://hdl.handle.net/10203/221719-
dc.description학위논문(석사) - 한국과학기술원 : 전기및전자공학부, 2016.8 ,[iv 23 p. :]-
dc.description.abstract계층화된 복호 알고리즘은 저밀도 패리티 검사 디코더에 적용될 경우 더 적은 복잡도에서도 더 좋은 성능을 갖는 알고리즘을 알려져 있다. 특히 열 단위로 계층화된 알고리즘의 경우 처리의 제한된 반복횟수에서 오차 확률의 수렴속도에 강점을 갖는다. 본 논문에서는 열 단위로 계층화된 저밀도 패리티 검사 디코더를 FPGA 기반으로 구현 하였고 IEEE 802.11n에 표준으로 명시된 패리티 검사 행렬을 사용한다. 먼저 일반적인 최소합 알고리즘과 계층화된 복호 알고리즘의 프로세스 차이에 대하여 소개하고 내부의 블락들과 전체적인 디코더 구조에 대하여 자세히 설명한다. 또한 디코더의 속도를 향상시키기 위한 파이프라인 전략을 제시하였고, 이로부터 2배 이상의 속도향상을 얻었다. FPGA 시뮬레이션을 통하여 구현된 디코더의 오차율을 측정하고 일반적인 최소합 알고리즘을 사용하는 디코더와 비교하였을 때 더 높은 오차 정정 확률을 갖는 것을 확인할 수 있다.-
dc.languagekor-
dc.publisher한국과학기술원-
dc.subject저밀도 패리티 검사 코드-
dc.subject열 단위 계층화 복호 방식-
dc.subjectFPGA 구현-
dc.subject파이프라인-
dc.subject최소합 알고리즘-
dc.subjectLDPC decoder-
dc.subjectcolumn layered decoding Algorithm-
dc.subjectFPGA implementation-
dc.subjectpipeline-
dc.subjectMin-sum Algorithm-
dc.title열단위로 계층화된 저밀도 패리티 검사 복호기의 FPGA 기반 구현-
dc.title.alternativeFPGA-based implementation for column layered LDPC decoder-
dc.typeThesis(Master)-
dc.identifier.CNRN325007-
dc.description.department한국과학기술원 :전기및전자공학부,-
Appears in Collection
EE-Theses_Master(석사논문)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0