Showing results 7 to 11 of 11
저 전송률 압축을 위한 소면적 DCT/IDCT 프로세서의 구현 = Area efficient architecture of DCT/IDCT processor for low bit rate codinglink 장성규; Jang, Sung-Kyu; et al, 한국과학기술원, 1998 |
저전송율 압축을 위한 저전력 DCT/IDCT 프로세서의 구현 나종범; 장성규; 박현상, 신호처리합동학술대회, pp.467 - 470, 1997-09 |
전처리 필터와 DCT의 결합을 이용한 잡음이 있는 영상의 효과적인 블록기반 부호화 기법 나종범; 김성득; 장성규; 김명준, 대한전자공학회 하계종합학술대회, pp.605 - 608, 대한전자공학회, 1999-06 |
하드웨어 소프트웨어 통합 설계에 의한 H.263 동영상 코덱 구현 장성규; 김성득; 이재헌; 김진수; 정의철; 최건영; 김종대; et al, 한국통신학회논문지, v.25, no.4B, pp.771 - 782, 2000-04 |
확대된 블록 영역을 이용한 시간적 오류 은닉에 효과적인 움직임 추정기법 나종범; 장성규, 영상처리 및 이해에 관한 워크샵, 2002-01 |
Discover