Browse "School of Electrical Engineering(전기및전자공학부)" by Author 황승호

Showing results 1 to 24 of 24

1
16x16 비트 웨이브 파이프라인 곱셈기의 설계 및 구현 = Design of a 16x16-bit wave-pipelined multiplierlink

임종상; Yim, Jong-Sang; et al, 한국과학기술원, 1995

2
(A) study on sufficient conditions for optimal time-delay systems = 시간 지연 시스템의 최적 제어에 관한 충분 조건의 연구link

Hwang, Seung-Ho; 황승호; et al, 한국과학기술원, 1981

3
(An) implementation of VHDL simulation system using compilation technique = 컴파일방식을 이용한 VHDL 시뮬레이션 시스템의 구현link

Lee, Dae-Hyun; 이대현; et al, 한국과학기술원, 1995

4
CCD의 공간적 배치를 이용한 화소 보간 방법 = A line doubling technique in pixel-shifted CCD camcorderlink

한승훈; Han, Seung-Hoon; et al, 한국과학기술원, 1998

5
DCT/IDCT processor design = DCT/IDCT 프로세서 설계link

Hwang, Myeong-Eun; 황명은; et al, 한국과학기술원, 1996

6
DSP C 컴파일러를 위한 코드 최적화기의 구현 = An implementation of code optimization for DSP C compilerlink

윤현동; Yoon, Hyun-Dhong; 황승호; 김이섭; et al, 한국과학기술원, 1998

7
DSP용 ASIP을 위한 특수 명령어 생성 기법 = Techniques for special instruction generation for DSP ASIPlink

김홍철; Kim, Hong-Chul; et al, 한국과학기술원, 1998

8
Efficient motion estimation techniques and VLSI architectures for video compression = 동영상 압축을 위한 효율적인 움직임 추정 기법과 VLSI 구조에 관한 연구link

Han, Tae-Hee; 한태희; et al, 한국과학기술원, 1999

9
IS-54 ( IS-136 ) 시스템을 위한 비터비 복호기의 설계

김재열; 한태희; 황승호; 이용훈, 통신 정보 합동 학술대회 (JCCI '96), pp.146 - 149, 한국통신학회, 1996-04

10
K486 FPU에서 CORDIC을 이용한 초월함수의 구현 = An implementation of transcendental functions using CORDIC in K486 FPUlink

김병희; Kim, Byung-Hee; et al, 한국과학기술원, 1994

11
K486 마이크로프로세서를 위한 칩 내장형 부동 소수점 연산기의 설계 = On chip floating point unit design for K486 microprocessorlink

한태희; Han, Tae-Hee; et al, 한국과학기술원, 1994

12
K486 마이크로프로세서의 프리페치 유닛과 디코오더 유닛 설계 = Prefetch unit and decoder unit design for K486 microprocessorlink

황윤호; Hwang, Yoon-Ho; et al, 한국과학기술원, 1993

13
MetaCore DSP를 위한 가변구조 컴파일러 개발에 관한 연구 = A study on development of retargettable compiler for MetaCore DSPlink

김종선; Kim, Jong-Sun; et al, 한국과학기술원, 1997

14
Reducing cache latency by combining addition and decoding = 가산과 디코딩의 통합을 이용한 캐시 시간지연의 감소에 관한 연구link

Lee, Yung-Hei; 이융희; et al, 한국과학기술원, 1997

15
계층적 논리 시뮬레이션을 위한 새로운 자료 구조와 알고리듬 = New data structure and algorithm for hierarchical logic simulationlink

이융희; Lee, Yung-Hei; et al, 한국과학기술원, 1992

16
고속 DCT 프로세서의 설계 및 구현 = Design and implementation of a high speed DCT processorlink

김한수; Kim, Han-Soo; et al, 한국과학기술원, 1996

17
과포화 교통망의 교통신호 최적제어

변증남; 임준홍; 황승호; 서일홍, 대한전자공학회 학술대회, pp.51 - 55, 1980

18
구조적 C를 사용한 마이크로 프로세서의 설계 = A design of microprocessor using structural Clink

최훈; Choi, Hoon; et al, 한국과학기술원, 1995

19
레지스터 전송수준의 합성기 구현 = ROSY: RT-level optimization and synthesis toollink

이주환; Yi, Ju-Hwan; et al, 한국과학기술원, 1996

20
상위 수준 합성에서의 하드웨어 예측기 구현 = Hardware estimator in high-level synthesislink

이기택; Lee, Ki-Taek; et al, 한국과학기술원, 1997

21
새로운 비용 예측 방법을 이용한 상태 부호화 방법 = A state encoding scheme based on a novel cost estimation methodlink

이성삼; Lee, Seong-Sam; et al, 한국과학기술원, 1993

22
서브블록 히스토그램 등화기법을 이용한 개선된 콘트래스트 강화 알고리즘

김정연; 김이섭; 황승호, 전자공학회지, v.36, no.12, pp.58 - 66, 1999-12

23
소프트웨어 수행시간의 정적 추정에 관한 연구 = A study on the static estimation of software execution timelink

이종열; Lee, Jong-Yeol; et al, 한국과학기술원, 1996

24
제어변수와 상태변수의 제약조건이 있는 시간지연 시스템의 제어

변증남; 황승호, 대한전자공학회 추계종합학술대회, pp.1 - 6, 1980

Discover

Type

. next

Open Access

Date issued

. next

Subject

. next

rss_1.0 rss_2.0 atom_1.0