축자 비교형 아날로그-디지털 변환기 설계 자동화를 위한 방법론Methodology for Design Automation of SAR ADC

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 743
  • Download : 0
지속적인 CMOS 공정의 발전에 따라 작은 면적과 낮은 전력소모가 특징인 SAR ADC가 다양한 분야에서 널리 활용되고 있다. 다양한 어플리케이션을 위한 각각 다른 스펙을 가지는 SAR ADC 설계가 요구되고 있다. 본 논문은 SAR ADC 설계 자동화에 대한 내용을 다룬다. 작은 면적으로 높은 해상도구현이 가능한 브릿지 캐패시터를 이용한 segmented CDAC 자동 생성 알고리즘을 구현하였다. 또한 디지털 합성 가능한 MDLL을 사용하여 내부클럭을 생성함으로써 낮은 주파수의 외부클럭에서도 동작이 가능한 SAR ADC를 설계하였다. Tower-jazz 0.18um 공정으로 설계된 12bit 8MS/s ADC의 측정결과 500kHz의 입력주파수에서 SNDR은 60.47dB, SFDR은 72.12dB의 성능을 보인다. 12bit 32MS/s ADC는 시뮬레이션 결과 Nyquist 입력주파수에서 SNDR은 67.14dB, SFDR은 77.45dB의 성능을 보인다.
Advisors
류승탁researcherRyu, Seung-Takresearcher
Description
한국과학기술원 :전기및전자공학부,
Publisher
한국과학기술원
Issue Date
2017
Identifier
325007
Language
kor
Description

학위논문(석사) - 한국과학기술원 : 전기및전자공학부, 2017.2,[iii, 32 p. :]

Keywords

축자 비교형 아날로그-디지털 변환기; 합성; 설계 자동화; 브릿지 캐패시터; 아날로그-디지털 변환기; SAR ADC; Synthesis; Design automation; bridge capacitor; ADC

URI
http://hdl.handle.net/10203/243254
Link
http://library.kaist.ac.kr/search/detail/view.do?bibCtrlNo=675359&flag=dissertation
Appears in Collection
EE-Theses_Master(석사논문)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0