Latch interpolation technique for high-speed flash ADC고속 플래시 아날로그/디지털 변환기를 위한 래치 인터폴레이션 기법

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 1004
  • Download : 0
이미지 및 동영상 등의 정보의 용량이 계속해서 늘어나고 있고, 점차 휴대폰이나 테블릿 PC등의 모바일 기기에서 이러한 정보의 소비가 늘어남에 따라 저전력 고속 데이터변환기에 대한 요구도 계속해서 증가되고 있다. 전통적으로 저중해상도 고속 동작에 가장 적합한 ADC구조는 플래시 타입이다. 1장에서는 90nm CMOS공정을 이용한 6비트 4.1GS/s 플래시 ADC를 소개한다. 시간영역 래치 인터폴레이션 기법을 통해서 첫 번째 단의 비교기의 수를 반으로 줄였고, 줄어든 비교기의 수로 인하여 전력 및 T/H 회로의 로드 캐패시턴스, 비교기의 옵셋 보정회로의 복잡도를 낮출 수 있었다. 비교기의 옵셋 보정 후 측정된 INL과 DNL은 각각 0.74, 0.49LSB이다. 샘플링 주파수가 4.1GS/s이고, 입력주파수가 2.02GHz일 때의 측정된 SNDR, SFDR은 각각 31.2dB, 38.3dB이고, 그 때의 ADC 전체 전력소비는 76mW이다. 설계된 ADC는 4.1GS/s 샘플링주파수에서 0.625pJ/conversion-step의 figure of merit (FOM)을 달성했다. 2장에서는 65nm CMOS공정을 이용한 7비트 2GS/s 플래시 ADC를 소개한다. 제안한 두단 래치 인터폴레이션 기법을 통해서 동적 비교기만을 이용하여 인터폴레이션 factor 4를 달성하였다. 1장에 소개한 설계와는 다르게 ADC 래치 단의 replica-cell을 사용하여 ADC가 동작하는 동안에 두번 째단 래치 클록 transition 시간을 조절 함으로써 공정, 전압, 그리고 온도변화 (PVT variation)에 둔감한 설계를 하였다. 비교기의 옵셋 보정을 한 후의 측정된 INL, DNL은 각각 0.64, 0.58LSB로 제안한 두단 래치 인터폴레이션 기법이 성공적으로 동작함을 알 수 있다. 샘플링 주파수가 2GS/s이고, 입력주파수가 1.08GHz일 때의 측정된 SNDR, SFDR은 각각 38.12dB, 49.05dB이고, ADC 전체 전력 소비는 20.7mW이다. 설계된 ADC는 2GS/s 샘플링주파수에서 157fJ/conversion-step의 figure-of-merit을 달성 하였다.
Advisors
Ryu, Seung Takresearcher류승탁researcher
Description
한국과학기술원 :전기및전자공학부,
Publisher
한국과학기술원
Issue Date
2015
Identifier
325007
Language
eng
Description

학위논문(박사) - 한국과학기술원 : 전기및전자공학부, 2015.8 ,[71 :]

Keywords

analog to digital converter; flash ADC; high speed comparator; offset calibration; time domain latch interpolation; cascaded latch interpolation; timing calibration; ROM-based encoder; 아날로그-디지털 변환기; 플래시 ADC; 고속 비교기; 오프셋 보정; 시간영역 래치 인터폴레이션; 다단 래치 인터폴레이션; 타이밍 보정; ROM 인코더

URI
http://hdl.handle.net/10203/206889
Link
http://library.kaist.ac.kr/search/detail/view.do?bibCtrlNo=628514&flag=dissertation
Appears in Collection
EE-Theses_Ph.D.(박사논문)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0