Showing results 1 to 6 of 6
(A) low phase-noise frequency synthesizer using two phase-locked-loops = 두 개의 위상고정루프를 사용한 저잡음 주파수 합성기link Park, Pyoung-Won; 박평원; et al, 한국과학기술원, 2008 |
Design of 2.4GHz low-power fully-integrated CMOS frequency synthesizer = 2.4GHz 대역의 저전력 고집적화된 CMOS 주파수 합성기의 설계link Shin, Sang-Ho; 신상호; et al, 한국과학기술원, 2002 |
Low-noise design methodology for CMOS integrated clock generation circuits = CMOS 집적 클럭 발생 회로들에 대한 저 잡음 설계 방법론link Kim, Jae-Joon; 김재준; et al, 한국과학기술원, 2003 |
Modified delta sigma modulator for low phase noise frequency synthesizer = 저 위상 잡음 주파수 합성기를 위한 변형 델타 시그마 변조기link You, Duk-Hyun; 유덕현; et al, 한국과학기술원, 2009 |
Spur-Free MASH delta-sigma modulation and optimization of its hardware complexity = Spur-Free MASH 델타시그마 모듈레이션과 하드웨어 복잡도 최적화link Song, Jin-Ook; 송진욱; et al, 한국과학기술원, 2012 |
Techniques of low-noise PLLs for frequency synthesis and clock generation = 주파수 합성기와 클럭 발생기를 위한 저잡음 위상고정루프 설계link Park, Pyoung-Won; 박평원; et al, 한국과학기술원, 2012 |
Discover